Lattice Semiconductor 製品サポートページ
 
Last Update 2015/06/08
 



■お知らせ                            
Lattice XO2/XO3 & Diamond Seminar 参加費 無料!!
詳細に関しましては、『イベント/セミナ』をクリックしてください。
ご出席者の方には評価ボードをプレゼント!!

<お申し込み先>
貴社担当のLattice営業、又は下記連絡先へご連絡をお願い致します。
mail:lattice-customer-service@macnica.co.jp
TEL: 045-470-9841
※本セミナーは、法人様を対象としたセミナーとなっております。
 個人の方のご参加はご遠慮いただけますようお願い申し上げます。


【大崎開催】
2018/04/19(木) 13:00-17:00 ラティスセミコンダクター株式会社
2018/05/17(木) 13:00-17:00 ラティスセミコンダクター株式会社
2018/06/20(水) 13:00-17:00 ラティスセミコンダクター株式会社
2018/07/04(水) 13:00-17:00 ラティスセミコンダクター株式会社
2018/09/13(木) 13:00-17:00 ラティスセミコンダクター株式会社
2018/10/16(火) 13:00-17:00 ラティスセミコンダクター株式会社
2018/11/13(火) 13:00-17:00 ラティスセミコンダクター株式会社
2018/12/05(水) 13:00-17:00 ラティスセミコンダクター株式会社

【大阪開催】
2018/06/12(火) 13:00-17:00 東京エレクトロンデバイス 大阪オフィス
2018/09/05(水) 13:00-17:00 東京エレクトロンデバイス 大阪オフィス
2018/11/06(火) 13:00-17:00 東京エレクトロンデバイス 大阪オフィス

Lattice電源監視PAC-POWR ソリューション動画はこちらです!!
 

■ 受託設計サービスのご紹介はこちらです!!


■ Lattice開発ツールはこちらです!!
■ Diamondのインストール及びLienseの取得に関しましてはこちらです。
http://www.latticesemi.com/ja-JP/Products/DesignSoftwareAndIP/FPGAandLDS/LatticeDiamond

 技術トピック
Lattice FPGAで 最適なソリューションをご提案致します!!

MIPI サーボアンプ
エンコーダ向け資料
水平方根演算IP
水平方根演算IP
IF HOTARU PCI ソリューション
水平方根演算IP PCI ソリューション
7:1 LVDSソリューション UARTソリューション
(16550D機能互換)
7:1 LVDSソリューション
UARTソリューション
DDR/SDR SDRAM
コントローラ

HDLCコントローラ
DDR/SDR SDRAM コントローラ
HDCLコントローラ
FIFOソリューション
デジタルフィルターIP
Two-Dimensional (3*3/5*5) Median Filter
FIFOソリューション
デジタルフィルターIP
デジタルフィルターIP
Two-Dimensional (3*3/5*5) Weighted Averaging Filter

スキャンコンバージョン処理IP
*1
デジタルフィルターIP
スケーリング処理IP
スケーリング処理IP
*1
除算器IP
Pipelined-Divider IP

スケーリング処理IP
除算器IP
乗算器IP
Wallace Tree Algorithm Multiplier IP

   加重平均空間フィルター
*1
乗算器IP
   水平方根演算IP
平方根演算IP
Pipeline Square Root Operation IP
  AES暗号化コア
*1

水平方根演算IP

水平方根演算IP
   メディアンフィルタIP
*1
PCIコア
*1
水平方根演算IP 水平方根演算IP
SHA-1ハッシュ関数演算
*1
水平方根演算IP
*1 Macnica Macspire技術サービスのサイトにリンクしています。
Macspire技術サービスとは、ASIC/FPGAの設計からボードレベル設計開発、ソフトウェアの組込み開発まで、ハードウェアとソフトウェアを統合した開発サービスを行ないます。お客様の開発ニーズに応じて、個別に切り出したサービスから統合した形でのサービスまで最適な形で対応いたします。
詳細は以下のリンクをご覧ください
http://mssp.macnica.co.jp/index.html

 製品情報
ECP5
低コスト、低消費電力、小フォームファクタ
SERDES搭載FPGA
3.2Gbps SERDES
DDR3 800Mbps、1Gbps LVDSサポート高速IO
ALU内蔵DSPブロック
XO3L
I/O当たり最低価格
最新IF MIPIへ対応
各種ハードマクロ
UserFlashMemory搭載
1チップFPGA
SC ECP2/M
ECP3
低消費電力SERDES搭載FPGA
3.2Gbps SERDES
DDR3 800Mbps、1Gbps LVDSサポート高速IO
ALU内蔵DSPブロック
aECP2/M
ローコストFPGA
3.125Gbps SERDES
巨大メモリ
sysDSPブロック
高速ソースシンクロナスI/O
SC
ECP2/M
aXP2
コンフィギュレーションROM内蔵FPGA
ユーザーFlash ROM
sysDSPブロック
高速ソースシンクロナスI/O

MACH XO2

UserFlash
各種ハードマクロ
オシレータ
低消費電力
1チップFPGA
XP2
SC
aMACH XO

クロスオーバー
プログラマブルロジックデバイス

aispMACH4000
業界NO.1 CPLD
高速動作と低消費電力を実現

MACH XO
ispMACH4000
aispClock

クロックマジーネント
プログラマブルデバイス

aispPAC-POWER Manager
電源監視制御用プログラマブルアナログデバイス

 

ispClock
ispPAC POWER
   



 サブメニュー
ホーム
技術トピック
製品情報
FAQ
日本語マニュアル
イベント/セミナ
お問い合せ

 コンテンツ

受託設計サービス
LatticeJP日本語マニュアル
Copyright 2017 MACNICA, Inc.